時序分析與仿真策略共同整改高速PCB設(shè)計

                  2014-08-19 09:55 來源:電子信息網(wǎng) 作者:娣霧兒

                  在現(xiàn)今網(wǎng)絡(luò)通訊領(lǐng)域,伴隨系統(tǒng)數(shù)據(jù)速率、時鐘速率的提高,相應(yīng)處理器的工作頻率也有所提高,數(shù)據(jù)、語音、圖像的傳輸速度已遠遠高于500Mbps,百兆的數(shù)值應(yīng)用越來越廣泛。數(shù)字系統(tǒng)速度的提高意味著信號的升降時間縮短,由數(shù)字信號頻率和邊沿速率提高而產(chǎn)生的一系列高速設(shè)計問題也變得顯而易見。當信號的互連延遲大于邊沿信號翻轉(zhuǎn)時間的20%時,板上的信號導(dǎo)線會出現(xiàn)傳輸線效應(yīng),這樣的設(shè)計就稱為高速設(shè)計。

                  高速問題的出現(xiàn)給硬件設(shè)計帶來了更大的挑戰(zhàn),有許多從邏輯角度看來正確的設(shè)計,如果在實際PCB設(shè)計中處理不當就會導(dǎo)致整個設(shè)計失敗,這種情形在日益追求高速的網(wǎng)絡(luò)通信領(lǐng)域更加明顯。專家預(yù)測,在未來的硬件電路設(shè)計開銷方面,邏輯功能設(shè)計的開銷將大為縮減,而與高速設(shè)計相關(guān)的開銷將占總開銷的80%甚至更多。高速問題已成為系統(tǒng)設(shè)計能否成功的重要因素之一。

                  因高速問題產(chǎn)生的信號過沖、下沖、反射、振鈴、串擾等將嚴重影響系統(tǒng)的正常時序,系統(tǒng)時序余量的減少迫使人們關(guān)注影響數(shù)字波形時序和質(zhì)量的各種現(xiàn)象。由于速度的提高使時序變得苛刻時,無論事先對系統(tǒng)原理理解得多么透徹,任何忽略和簡化都可能給系統(tǒng)帶來嚴重的后果。在高速設(shè)計中,時序問題的影響更為關(guān)鍵,本文將專門討論高速設(shè)計中的時序分析及其仿真策略。

                  1 公共時鐘同步的時序分析及仿真

                  在高速數(shù)字電路中,數(shù)據(jù)的傳輸一般都通過時鐘對數(shù)據(jù)信號進行有序的收發(fā)控制。芯片只能按規(guī)定的時序發(fā)送和接收數(shù)據(jù),過長的信號延遲或信號延時匹配不當都可能導(dǎo)致信號時序的違背和功能混亂。在低速系統(tǒng)中,互連延遲和振鈴等現(xiàn)象都可忽略不計,因為在這種低速系統(tǒng)中信號有足夠的時間達到穩(wěn)定狀態(tài)。但在高速系統(tǒng)中,邊沿速率加快、系統(tǒng)時鐘速率上升,信號在器件之間的傳輸時間以及同步準備時間都縮短,傳輸線上的等效電容、電感也會對信號的數(shù)字轉(zhuǎn)換產(chǎn)生延遲和畸變,再加上信號延時不匹配等因素,都會影響芯片的建立和保持時間,導(dǎo)致芯片無法正確收發(fā)數(shù)據(jù)、系統(tǒng)無法正常工作。

                  所謂公共時鐘同步,是指在數(shù)據(jù)的傳輸過程中,總線上的驅(qū)動端和接收端共享同一個時鐘源,在同一個時鐘緩沖器(CLOCK BUFFER)發(fā)出同相時鐘的作用下,完成數(shù)據(jù)的發(fā)送和接收。圖1所示為一個典型的公共時鐘同步數(shù)據(jù)收發(fā)工作示意圖。圖1中,晶振CRYSTAL產(chǎn)生輸出信號CLK_IN到達時鐘分配器CLOCK BUFFER,經(jīng)CLOCK BUFFER分配緩沖后發(fā)出兩路同相時鐘,一路是CLKB,用于DRIVER的數(shù)據(jù)輸出;另一路是CLKA,用于采樣鎖存由DRIVER發(fā)往RECEIVER的數(shù)據(jù)。時鐘CLKB經(jīng)Tflt_CLKB一段飛行時間(FLIGHT TIME)后到達DRIVER,DRIVER內(nèi)部數(shù)據(jù)由CLKB鎖存經(jīng)過TCO_DATA時間后出現(xiàn)在DRIVER的輸出端口上,輸出的數(shù)據(jù)然后再經(jīng)過一段飛行時間Tflt_DATA到達RECEIVER的輸入端口;在RECEIVER的輸入端口上,利用CLOCK BUFFER產(chǎn)生的另一個時鐘CLKA(經(jīng)過的延時就是CLKA時鐘飛行時間,即Tflt_CLKA)采樣鎖存這批來自DRIVER的數(shù)據(jù),從而完成COMMON CLOCK一個時鐘周期的數(shù)據(jù)傳送過程。

                  仿真1

                  以上過程表明,到達RECEIVER的數(shù)據(jù)是利用時鐘下一個周期的上升沿采樣的,據(jù)此可得到數(shù)據(jù)傳送所應(yīng)滿足的兩個必要條件:①RECEIVER輸入端的數(shù)據(jù)一般都有所要求的建立時間Tsetup,它表示數(shù)據(jù)有效必須先于時鐘有效的最小時間值,數(shù)據(jù)信號到達輸入端的時間應(yīng)該足夠早于時鐘信號,由此可得出建立時間所滿足的不等式;②為了成功地將數(shù)據(jù)鎖存到器件內(nèi)部,數(shù)據(jù)信號必須在接收芯片的輸入端保持足夠長時間有效以確保信號正確無誤地被時鐘采樣鎖存,這段時間稱為保持時間,CLKA的延時必須小于數(shù)據(jù)的無效時間(INVALID),由此可得出保持時間所滿足的不等式。

                  1 2 3 4 > 
                  PCB 仿真

                  相關(guān)閱讀

                  暫無數(shù)據(jù)

                  一周熱門

                  亚洲精品成人久久久| 亚洲精品国产专区91在线| 久久精品国产亚洲AV无码偷窥| 亚洲精品偷拍视频免费观看| 日本亚洲中午字幕乱码 | 亚洲美女高清一区二区三区| 亚洲色欲色欲www在线播放| 亚洲AV成人噜噜无码网站| 亚洲国产美女视频| 亚洲精品福利在线观看| 亚洲精品乱码久久久久久下载| 亚洲色图综合网站| 亚洲自偷精品视频自拍| 亚洲美女人黄网成人女| 中文字幕亚洲第一在线| 亚洲系列中文字幕| 亚洲码一区二区三区| 亚洲婷婷在线视频| 亚洲一级毛片免费看| 中文字幕 亚洲 有码 在线| 亚洲乱码在线卡一卡二卡新区| 亚洲中文字幕无码mv| 亚洲国产aⅴ成人精品无吗| 亚洲av成人一区二区三区在线播放| 久久精品国产亚洲av天美18| 韩国亚洲伊人久久综合影院| 亚洲国产成人爱av在线播放| 国产亚洲精久久久久久无码AV| 亚洲自偷自偷在线制服| 亚洲国产成人一区二区精品区| 亚洲成a人片77777老司机| 久久精品国产亚洲AV电影| 亚洲小视频在线播放| 亚洲色欲色欱wwW在线| 小说专区亚洲春色校园| 国产黄色一级毛片亚洲黄片大全| 亚洲人成影院在线无码按摩店| 亚洲AV午夜福利精品一区二区| 亚洲午夜未满十八勿入| 亚洲中文字幕人成乱码| 亚洲一区二区三区高清在线观看 |